FPGA
EECraftsman技術(shù)團(tuán)隊(duì)提供 FPGA邏輯設(shè)計(jì)開發(fā)、FPGA相關(guān)電路設(shè)計(jì)開發(fā)、嵌入式系統(tǒng)設(shè)計(jì)開發(fā)、高頻/高速板卡、PCB設(shè)計(jì)和開發(fā)、樣機(jī)或樣板以及批量委托生產(chǎn)等一條龍服務(wù)。提供基于Xilinx/Altera FPGA的高性能計(jì)算(HPC)硬件平臺(tái)、FGPA加速卡,本硬件加速平臺(tái)基于PCI Express總線,尤其適合于大規(guī)模邏輯運(yùn)算。具備高性能、低功耗、低成本、可編程的特性,在高性能計(jì)算(High Performance Computing)上充分發(fā)揮其優(yōu)質(zhì)性能。包括可編程輸入輸出單元,可配置邏輯塊,數(shù)字時(shí)鐘管理模塊,嵌入式塊RAM,布線資源,內(nèi)嵌專用硬核,底層內(nèi)嵌功能單元。
由于FPGA具有布線資源豐富,可重復(fù)編程和集成度高,投資較低的特點(diǎn),在數(shù)字電路設(shè)計(jì)領(lǐng)域得到了廣泛的應(yīng)用。FPGA的設(shè)計(jì)流程包括算法設(shè)計(jì)、代碼仿真以及設(shè)計(jì)、板機(jī)調(diào)試,設(shè)計(jì)者以及實(shí)際需求建立算法架構(gòu),利用EDA建立設(shè)計(jì)方案或HD編寫設(shè)計(jì)代碼,通過代碼仿真保證設(shè)計(jì)方案符合實(shí)際要求,最后進(jìn)行板級(jí)調(diào)試,利用配置電路將相關(guān)文件下載至FPGA芯片中,驗(yàn)證實(shí)際運(yùn)行效果。
EECraftsman的FPGA主要應(yīng)用場(chǎng)景如下:大數(shù)據(jù)分析、機(jī)器學(xué)習(xí)、認(rèn)知計(jì)算、算法驗(yàn)證、卷積神經(jīng)網(wǎng)絡(luò)、深度神經(jīng)網(wǎng)絡(luò)、網(wǎng)絡(luò)通信、語音識(shí)別、 視頻編碼、 圖像識(shí)別和處理、 壓縮/解壓縮、加密/解密分布式存儲(chǔ)等等。
其主要設(shè)計(jì)流程如下